شاہ مصطفی احمد ردولوی
افسوس ہے کہ گزشتہ مہینہ ایک بڑی محترم شخصیت شاہ مصطفی احمد صاحب ردولوی نے انتقال کیا۔ گو ان کو پبلک میں کوئی شہرت حاصل نہیں تھی، لیکن ان کی زندگی مسلمانوں کے لیے نمونہ تھی۔ وہ حضرت مخدوم احمد عبدالحق ردولوی قدس سرہ کی اولاد میں تھے۔ اﷲ تعالیٰ نے ان کو دین و دنیا دونوں سے نوازا تھا۔ وہ علی گڑھ کالج کے پرانے تعلیم یافتہ تھے۔ اکاؤنٹسی کی تعلیم کے سلسلہ میں ان کا قیام لندن میں بھی رہا تھا، مگر بڑے راسخ العقیدہ اور دیندار مسلمان تھے، تہجد کی نماز تک کبھی ناغہ نہ ہوئی، لندن کے قیام کے زمانہ میں بھی روزے نماز کی پابندی میں فرق نہیں آیا، اس زمانہ میں جب تک ذبیحہ کے متعلق پورا اطمینان نہ ہوجاتا تھا گوشت نہ کھاتے تھے، سبزی اور انڈے پر قناعت کرتے تھے، پہلی جنگ عظیم چھڑنے کے بعد ایمڈن جہاز سے واپس آرہے تھے جس کو جرمنی نے تارپیڈو کردیا تھا، اس کے جو مسافر بچ گئے تھے، ان میں ایک شاہ صاحب بھی تھے، انھوں نے کل سامان چھوڑ کر صرف کلام مجید ساتھ لے لیا تھا۔
انھوں نے معمولی حیثیت سے ترقی کی اور بڑی دولت پیدا کی اور اسی فیاضی سے اس کو مذہبی و ملی کاموں اور غرباء و مساکین پر صرف کیا، ان کے در سے کوئی مستحق واپس نہ جاتا تھا، اہم کاموں کے لئے بڑی رقمیں دے دیتے تھے، خواجہ کمال الدین مرحوم کو کلام مجید کے جرمن ترجمے کے لیے دس ہزار روپے دیئے تھے، تحریک خلافت کے زمانہ میں خلافت کمیٹی اور اس کے لیڈروں کی بھی مدد کرتے رہتے تھے، اس زمانہ میں ترکوں کی مدد کے لیے ہندوستان میں جو انگورہ لیجن قائم ہوا تھا، اس کے پرجوش رکن تھے، مسلم یونیورسٹی سے پرانا تعلق تھا،...
Istilahat-e-fiqhia (Juristic terms) is of vital importance in understanding the exact meaning of the Islamic injunctions. Hadith Commentators, therefore, in their Hadith commentaries, ardently explain these terms literally as well as idiomatically. The present article, with the said perspective, studies Bazl al-Majhud fi Hall Sunan Abi Dawud, a multi-voluminous Arabic commentary of classical hadith corps Sunan Abi Dawud by renowned hadith scholar Moulana Khalil Ahmad Saharanpuri. It discovers that Moulana Saharanpuri elucidates the juristic terms with all the methods adopted by the experts of Ilm Lughat, Ilm Gharib al-Hadith, etc. He, in his elucidation, not only gives the inquiries of the experts but also evaluates them and gives his observations. However in some places he just copies the experts and doesn’t comment.
Field Programmable Gate Arrays (FPGAs) are popular due to their programming flexibility and ease of design modification. However, the benefits of reconfigurability and reusability of FPGAs are also responsible for their inefficiencies compared to Application Specific Integrated Circuits (ASICs). FPGAs suffer huge gap in terms of area, power and speed as compared to ASICs. Despite their inefficiency, FPGAs are still replacing ASICs in mid and low-volume products. This thesis explores the design space between FPGA and ASIC. Several architectural modifications are proposed in the FPGA to get feasible architectures that lie between an ASIC and an FPGA. ThisthesisexploresthefeasibilityofSRAM-TablesharinginFPGAarchitectureswithlarger LUT sizes. SRAM-Table sharing based FPGA architecture allows sharing of SRAM-Table among NPN-equivalent functions, thus allowing reduction in the area as well as the numberofconfigurationbits.ToaccommodatethisconceptinexistingFPGAarchitecture,anew CLB architecture is proposed with LUT input sizes greater than four, higher degree of sharing, and more shared pairs. The CAD flow is also modified to efficiently map the netlists ontheproposedarchitecture.ExperimentalresultsonMCNCbenchmarkcircuitssuggestan overall area reduction of 7% while maintaining the same critical path delay and no compromise on FPGA programming flexibility. Manydigitalsystemsprovidemultiplebutcloselyrelatedfunctionalities,notallofthemare required simultaneously. Dedicated hardware solution for each functionality will waste too much silicon area. This work also explores shared hardware solution for a set of functionalities which will execute only one functionality at a time. The shared hardware solutions explored in this thesis are termed as ASIF++ and Multi-Circuit. A previously proposed technique named as Application Specific Inflexible FPGA (ASIF) is further enhanced to propose ASIF++. An ASIF is a customized design for a given set of application circuits, which is generated by significantly optimizing the routing resources ofanFPGA.ThisworkoptimizeslogicblocksofASIFusingSRAM-tablesharingtechnique. Moreover,SRAMsintheroutingnetworkareremovedbyapplyinggateinsertiontechnique. Thistechniquenotonlyreducesarea,butalsominimizesreconfigurationtime,bitstreamsize and size of external memory used to store circuit bitstreams. ASIF++ is 4∼9% area efficient than ASIF for group of 2-5 circuits. Thisthesisfurtherexploresthefeasibilityofsharedhardwaresolution.LogicblocksofASIF++ are further optimized to a shared hardware named as "Multi Circuit". It is a customized single platform shared ASIC for a known set of applications. Multi-circuit is primarily meant to be integrated as an embedded component in a larger design such as an SoC (System On Chip). Experiments reveal that Multi-Circuit is 73% ∼ 89% smaller than its corresponding FPGA design. Multi-Circuit is also 18%∼ 42% smaller than ASIF++. An automatic hardware generator is also presented that generates VHDL models of MultiCircuit and ASIF++, and bitstreams of the circuits mapped on them.